Over 10 mio. titler Fri fragt ved køb over 499,- Hurtig levering 30 dages retur
IMPLEMENTACIÓN DE UNA ARQUITECTURA DE NÚCLEO RISC DE 32 BITS DE ALTO RENDIMIENTO

IMPLEMENTACIÓN DE UNA ARQUITECTURA DE NÚCLEO RISC DE 32 BITS DE ALTO RENDIMIENTO

- Arrabotu, C: IMPLEMENTACIÓN DE UNA ARQUITECTURA DE NÚCLEO RI

Bog
  • Format
  • Bog, paperback
  • Spansk
  • 80 sider

Beskrivelse

Este libro trata sobre el diseño de un procesador RISC utilizando arquitectura pipelining. El pipelining de 5 etapas se utiliza para mejorar la velocidad de la operación. Las 5 etapas son Fetch, Decode, Execute, Memory y Write Back. El proceso de diseño incluye varias técnicas de bajo consumo a nivel arquitectónico que demuestran que estos métodos son más eficientes que las técnicas de reducción de consumo de Back-end. Los procesadores embebidos de bajo consumo se utilizan en una gran variedad de aplicaciones, como coches, teléfonos, cámaras digitales, impresoras y otros dispositivos similares. La razón de su amplio uso es que son pequeños, por lo que no ocupan mucha superficie y su fabricación es rentable. El bajo consumo de energía ayuda a reducir la disipación de calor, alargar la vida de la batería y aumentar la fiabilidad del dispositivo.

Læs hele beskrivelsen
Detaljer
Størrelse og vægt
  • Vægt137 g
  • Dybde0,5 cm
  • coffee cup img
    10 cm
    book img
    15 cm
    22 cm

    Machine Name: SAXO082